

## دانشکده مهندسی کامپیوتر

شماره دانشجویی:

# بسمه تعالى معمارى كامپيوتر پيشرفته نيمسال اول 1402-1403 كوييز شماره دوم



دانشگاه صنعتی امیر کبیر

نام و نام خانوادگی:

زمان آزمون: 40 دقيقه

- 1- در یک سیستم multi core اگر write miss رخ دهد از کدام سیاست برای آوردن بلاک استفاده می شود؟
  - no write allocate .1
    - write through .2
    - write allocate.3
      - write back. 4

## پاسخ: 1

- 2- كدام عبارتها صحيح است؟
- miss rate به تنهایی برای گزارش دادن performance مناسب نیست.
- ایر n پردازندهای n برابر بهبود یابد bandwidth نیز n برابر بهبود می یابد.
- اگر ترافیک نوشتن نسبت به تاخیری که حافظه برای نوشتن دارد کم تر باشد استفاده از write buffer می تواند کل write نوشتن را بپوشاند.
  - 1. هر سه عبارت صحیح است.
  - 2. عبارت 2 و 3 صحيح است.
  - 3. عبارت 1 و 2 صحیح است.
  - 4. تنها عبارت 2 صحيح است.

# ياسخ :1

- 3- چند عبارت درست است؟
- -زمانی که برای بررسی و مقایسه عملکرد دو پردازنده بخواهیم performance, power به طور همزمان در نظر بگیریم، energy per task

```
انرژی داینامیک با تعداد switchingهای درون مدار متناسب است.
         -انرژی که سیستم در واحد زمان مصرف می کند فارغ از اینکه کاری انجام دهد یا خیر را انرژی استاتیک گویند.
                                  -کاهش فرکانس باعث کاهش power می شود اما تاثیری در مصرف انرژی ندارد.
                                                                                                 2(1
                                                                                                 4(2
                                                                                                 1(3
                                                                                                 3(4
                                                                                             پاسخ :4
                             4- تعریفهای زیر به ترتیب مربوط به کدام نوع موازیسازی هستند؟ (چپ به راست)
          به صورت موازی داده ارسال شود instruction همزمان n داده را مدیریت کند و n خروجی تولید کند.
                                                - بردازنده هر لحظه درگیر بیش از یک instruction است.
                                                                                   DLP-TLP(1
                                                                                    DLP-ILP(2
                                                                                     RLP,ILP(3
                                                                                    ILP-RLP(4
                                                                                         پاسخ :2
                                                                            5- چند عبارت درست است؟
- استفاده از multiple bank در DRAM ها برای بالا بردن bandwidth توسط معماران کامپیوتر طراحی شده است.
                                              -Power wall دلیل اصلی رشد performance پردازندهها بود.
                                                       - Prefetching از تکنیکهای کاهش توان میباشد.
                                       - اگر bandwidth پردازندهای n برابر شود، latency نیز 1/n خواهد شد.
                                    - طبقهبندی Flynn بکارگیری یک و چند پردازنده در یک کامپیوتر می باشد.
                                                            2(2
                                 3(3
                                                                                   1 (1
```

4(4

# پاسخ :3

- 6) كدام گزينه صحيح است.
- 1) الگوريتم LRU براي applicationهايي كه memory intensive هستند مناسب است.
- 2) با بزرگ کردن سایز بلاک کش ompulsory miss زیاد میشود ولی capacity و conflict miss کم میشود.
  - 3) برای کم کردن ترافیک دسترسی به حافظه سطح بعد از تکنیک write through می توان استفاده کرد.
- 4) اگر ترافیک نوشتن نسبت به تاخیری که حافظه برای نوشتن دارد کمتر باشد استفاده از write buffer می تواند کل 4 نوشتن را بپوشاند.

## ياسخ:4

- 7) گزینه مناسب را انتخاب کنید.
- تلاش الگوريتم LRU براساس temporal access است.
- در الگوریتم LRU اگر reuse distance بزرگتر از associativity باشد، trashing رخ می دهد.
  - سیاست LRU هنگامی که access زیاد شود پیچیدگی سختافزاری دارد.
- در الگوريتم LFU اگر شمارنده يک بيتي باشد عملكرد اين الگوريتم مانند الگوريتم NRU خواهد بود
  - 1. فقط عبارت اول و دوم درست است.
  - 2. فقط عبارت اول و سوم درست است.
  - 3. عبارت اول و دوم سوم درست است.
    - 4. هر چهار عبارت درست است.

### ياسخ :4

8) لازمهی موازیسازی در سطح نخ (Thread) چیست؟

4. داشتن معماری CISC RLP .2 ILP .3 DLP.1

ياسخ :3

- 9) تعریف زیر مربوط به کدام گزینه است؟
- یک ردیف از حافظه خوانده می شود. این ردیف شامل چندین بلاک است و هر بلاک شامل چندین کلمه (word) است. پردازنده در حال حاضر به یکی از این کلمات نیاز دارد. این تکنیک تلاش می کند ابتدا کلمه مورد نیاز پردازنده را تحویل دهد سپس بقیه بلاکها و کلمات آن ردیف به حافظه کش انتقال یابند.
  - Burst mode access .1
  - Double Data Rate .2
    - wider interfaces .3
  - critical word first access .4

# پاسخ :4

(10 طبق شکل زیر و سیاست جایگزینی شبه LRU اگر فرض کنیم اولین دسترسی به بلاک 3 در set اول باشد (set بالایی) مقادیر  $b_2b_1b_0$  ؟

B2b0=00

B1=-

جواب: 010 يا 000



11) با توجه به شكل زير طبق الگوريتم PLRU و MRU كانديد درست براى حذف شدن

را پیدا کنید.

PLRU=d

MRU=b



13) اگر clock rate در یکی از تکنولوژیهای DDR برابر با 230 باشد نرخ انتقال داده (تعداد دفعاتی که میتوانیم داده ارسال کنیم) بر حسب M/S چقدر خواهد بود؟

460